邓军勇

个人简介

邓军勇,男,中共党员,教授,博士(后),中国计算机学会(CCF)杰出会员、ACM会员、中国电子学会会员,西安邮电大学“十佳导师”,现任电子工程学院副院长。2017年至2019年,经国家公派赴美国德克萨斯大学奥斯汀分校从事博士后研究;2021年参加英国剑桥大学EMI云访学项目并获“优秀学员”。先后主持国家自然科学基金项目1项、国家科技重大专项子课题1项、陕西省科技项目3项、陕西省教育厅项目3项,参与国家自然科学基金、国家“863”计划、国家科技重大专项、陕西省科技统筹创新工程、企业委托项目等30余项。第1完成人获陕西省科学技术进步二等奖1项、陕西高等学校科学技术二等奖1项;在Science China Information SciencesCADJCUPT、西电学报、IISWC等期刊和会议发表论文50余篇,SCI/EI检索20余篇;第1发明人获国家发明专利授权6项;担任《微电子学与计算机》青年编委;担任ICCT2019APSIPA ASC 2019/2020/2021论坛主席、ICICM 2022大会联合主席。主持教育部产学合作协同育人项目1项、本科生“金课”建设项目2项、研究生教材建设项目1项,参与国家一流专业、国家特色专业、工信部“十四五规划”教材、省级虚拟教研室等教改项目11项。


研究方向

计算机体系结构、自重构自演化AI芯片、可重构计算技术等。


教学方向

计算机组成与设计、Digital System Design、Reconfigurable Computing Technology


教学奖励

1、邓军勇,2023年,教育部产学合作协同育人“优秀项目案例”(排名1/5)

2、邓军勇,2022年,西安邮电大学教学创新大赛二等奖(排名1/4)

3、邓军勇,2019年,陕西省高等教育优秀教学成果一等奖(排名3/7)

4、邓军勇,2015年,陕西省高等教育优秀教学成果一等奖(排名4/7)

5、邓军勇,2013年,陕西省高等教育优秀教学成果一等奖(排名5/7)


科研奖励

1、2021年,陕西省科学技术进步二等奖(排名1/9),动态可重构图形处理器体系结构开发与应用,陕西省人民政府

2、2020年,陕西高等学校科学技术二等奖(排名1/8),动态可重构图形处理器体系结构关键技术研究,陕西省教育厅


科研项目

1、邓军勇,2023-2027,自重构自演化AI芯片研制,国家科技重大专项(子课题)

2、邓军勇,2022-2023,应用驱动自重构的图计算加速器研究与开发,陕西省重点研发计划

3、邓军勇,2022-2024,高能效自重构图计算加速器研究与开发,陕西省教育厅协同创新中心项目

4、邓军勇,2019-2021,高能效可重构嵌入式深度学习加速器体系结构研究,陕西省国际科技合作计划项目

5、邓军勇,2017-2019,性能驱动可编程自重构图形处理器体系结构研究,国家自然科学基金青年项目


出版专著及教材

1、邓军勇(共同主编),2023.07,数字IC设计及其EDA应用,人民邮电出版社


发表论文

1、Deng Junyong; Zhang pan; Research and Design of Matrix Operation Accelerator Based on Reconfigurable Array[J], High Technology Letters, 2024.3

2、Deng Junyong; Wang Junjie; BAR:A Branch-Alternation-Resorting Algorithm for Locality Exploration in Graph Processing[J], High Technology Letters, 2024.2

3、Deng Junyong; Wu,Qinzhe; Wu Xiaoyan; Song Shuang; Dean Joseph; John Lizy Kurian; Demystifying graph processing frameworks and benchmarks[J], Science China Information Sciences, 2020, 63(12): 0-229101

4、Deng Junyong; Jiang Lin; Zhu Yun; Xie Xiaoyan; Liu Xinchuang; He Feilong; Song Shuang; Lizy Kurian John; HRM: H-tree based reconfiguration mechanism in reconfigurable homogeneous PE array[J], Journal of Semiconductors, 2020, 41(2): 1-9

5、Deng Junyong; Jiang Lin; BFM: A Bus-Like Data Feedback Mechanism Between Graphics Processor and Host CPU[J], Journal of Shanghai Jiaotong University (Science), 2020, 25: 615-622


会议与工作论文

1、Deng Junyong; APR: Architecture of Dynamic Programmable & Reconfigurable PE Array (invited speech), The 6th International Conference on Integrated Circuits and Microsystems (ICICM), 2021

2、Junyong Deng, Jingwen Deng, Lin Jiang, Xiaoyan Xie, Pan Zhang, Junjie Wang, KaiZhou, Designand Implementation of SSSP Accelerator based-on Reconfigurable and ProgrammableComputing Array, 6TH INTERNATIONAL CONFERENCE ON

ARTIFICIAL INTELLIGENCE AND PATTERN RECOGNITION (AIPR), 2023

3、J. Deng, X. Fu, B. Zhang, J. Wang, P. Zhang and X. Xie, Graph_CC: Accelerator of Connected Component Search in Graph Computing, 7th International Conference on Integrated Circuits and Microsystems (ICICM), 2022

4、J. Deng,B. Zhang, X. Fu, X. Xie, J. Deng and Z. Ye, Mr_Kru: Accelerator of Kruskal’s Algorithm for Finding Root Node in Parallel, 7th International Conference on Integrated Circuits and Microsystems (ICICM), 2022

5、H. Ren,J. Deng, B. Zhang, Z. Ye and X. Fu, A Breadth-First Search Algorithm Accelerator Based on CSCI Graph Data Format, 4th International Conference on Natural Language Processing (ICNLP), 2022


电子邮箱 djy@xupt.edu.cn



上一条:田磊
下一条:佟星元

关闭